MCU 設(shè)備掩碼集標識
掩碼集由一個由一個字母、兩個數(shù)字和一個字母組成的四字符代碼標識,例如 F74B。蒙版組標識代碼的細微變化可能會導(dǎo)致標準四字符代碼前出現(xiàn)一個可選的數(shù)字,例如 0F74B。
MCU 設(shè)備日期代碼
設(shè)備標記指示制造周和使用的面罩組。數(shù)據(jù)編碼為四位數(shù)字,其中前兩位數(shù)字表示年份,后兩位數(shù)字表示工作周。日期代碼 “9115” 表示 1991 年的第 15 周。
MCU 設(shè)備部件號前綴
某些 MCU 樣品和設(shè)備標有 SC、PC、ZC 或 XC 前綴。SC、PC 或 ZC 前綴表示特殊/自定義設(shè)備。XC 前綴表示器件已經(jīng)過測試,但未在所有正常制造工藝變化范圍內(nèi)得到充分表征或鑒定。在完全表征和鑒定后,器件將標有 MC 前綴。
ATD
(VRH-VRL)/2 內(nèi)部參考轉(zhuǎn)換結(jié)果可能是 $7F、$80 或 $81。
如果使用 (VRH-VRL)/2 內(nèi)部參考(可能用于系統(tǒng)診斷),預(yù)期通過結(jié)果可能是 $7F、$80 或 $81。
BDM
當 BDM 模塊使用 XTAL/2 作為其參考時鐘并且 PLL 為 CPU 總線提供時鐘時,BDM 邏輯電路在完成內(nèi)存訪問后可能無法釋放對地址總線的控制。當下一個 BDM 串行命令完成時,BDM 放棄對地址總線的控制,但此時 CPU 已經(jīng)丟失。這通常會導(dǎo)致 CPU 最終達到 00 美元的作碼并進入活動 BDM 模式。
如果 BDM 從與 bus相同的 clock source 工作,則可以避免該錯誤。reset 后一切正常,因為 BDM 和 bus 都使用 XTAL/2作為 clock source。如果在接合 PLL 之前將 CLKSW 位更改為 1,則系統(tǒng)也可以工作(盡管主機必須更改通信速度以匹配總線頻率變化)。
在某些系統(tǒng)中, PLL 是打開和關(guān)閉的,總線頻率可以隨機間隔更改,如果不訪問 E-clock 頻率,主機就沒有實際方法可以跟蹤這些變化。在這些系統(tǒng)中,沒有解決方法。
BDM
當 BDM 模塊使用同步 XTAL/2 (CLKSW=0) 作為其參考時鐘,并且 PLL 為 CPU 總線 (BCSP=1) 提供時鐘時,無法通過 BDM 正確讀回數(shù)據(jù)。當總線頻率增加時,讀取錯誤數(shù)據(jù)的機會會增加(使用不同的 PLL prescaler)。當總線頻率接近 XTAL 頻率的四倍時,所有讀取的數(shù)據(jù)都將不正確。READ_W 將請求的地址作為數(shù)據(jù)返回。如果請求的地址分別為偶數(shù)和奇數(shù),READ_B 將返回地址的上字節(jié)和下字節(jié)。通過 BDM 寫入是正常的。
沒有客戶解決方法可用于此 clock selection。但是、CLKSW=0、BCSP=0(所有 bdm i/f 軟件都支持)和 CLKSW=1、BCSP=1(支持未知)組合仍然正常。
CGM
當 DLY=1 時,無法使用中斷退出 STOP 模式,具體取決于執(zhí)行 STOP 指令時實時中斷 (RTI) 計數(shù)器的位置。RTI 計數(shù)器在正常運行期間是自由運行的,并且僅在 Reset 開始時、Power-on-Reset 期間和進入 STOP 后重置。自由運行的計數(shù)器將每 4096 個周期產(chǎn)生一個周期脈沖。如果該脈沖與來自 CPU 的停止信號被置位的完全相同,則 OSC 將停止,但內(nèi)部停止信號將保持低電平。在此狀態(tài)下,OSC 將關(guān)閉,直到 RESET。