以下設(shè)計準則提供了在將對數(shù)字噪聲敏感的模擬電路與數(shù)字電路結(jié)合時,特別是當涉及高頻率或高電流電路時所需的常見最佳實踐的板布局。
1.1 元件布置
1.2 接地策略
1.3 旁路和去耦電容
1.4 供電平面
1.5 多層板
1.6 信號布線
閱讀全文
加入星計劃,您可以享受以下權(quán)益:
ADC設(shè)計指南
以下設(shè)計準則提供了在將對數(shù)字噪聲敏感的模擬電路與數(shù)字電路結(jié)合時,特別是當涉及高頻率或高電流電路時所需的常見最佳實踐的板布局。
1.1 元件布置
1.2 接地策略
1.3 旁路和去耦電容
1.4 供電平面
1.5 多層板
1.6 信號布線
器件型號 | 數(shù)量 | 器件廠商 | 器件描述 | 數(shù)據(jù)手冊 | ECAD模型 | 風險等級 | 參考價格 | 更多信息 |
---|---|---|---|---|---|---|---|---|
CP2102N-A02-GQFN28R | 1 | Silicon Laboratories Inc | USB Bus Controller, CMOS, QFN-28 |
|
|
$2.5 | 查看 | |
ATMEGA128A-MU | 1 | Atmel Corporation | RISC Microcontroller, 8-Bit, FLASH, AVR RISC CPU, 16MHz, CMOS, 9 X 9 MM, 1 MM HEIGHT, 0.50 MM PITCH, GREEN, MO-220VMMD, QFN-64 |
|
|
$5.69 | 查看 | |
MK60DN512VMC10 | 1 | Freescale Semiconductor | Kinetis K 32-bit MCU, ARM Cortex-M4 core, 512KB Flash, 100MHz, Ethernet, MAPBGA 121 |
|
|
$10.69 | 查看 |