二維半導(dǎo)體材料為三維異構(gòu)集成打開新路徑
在傳統(tǒng)的計(jì)算架構(gòu)中,計(jì)算機(jī)由計(jì)算、存儲等獨(dú)立芯片組成,數(shù)據(jù)在不同芯片之間進(jìn)行傳輸和處理。隨著智能化技術(shù)和數(shù)據(jù)洪流的到來,芯片之間的通信速率限制了計(jì)算效率的進(jìn)一步提升。在這種背景下,三維異構(gòu)集成被產(chǎn)業(yè)界寄予厚望。而二維材料的超薄、高遷移率、可低溫制備、便于轉(zhuǎn)移和集成等優(yōu)勢屬性,為三維異構(gòu)集成以及半導(dǎo)體器件性能的提升打開了新的思路。斯坦福大學(xué)電氣工程及材料科學(xué)與工程教授Eric Pop(埃里克·波普)在11月18日舉辦的安徽省新一代信息技術(shù)產(chǎn)業(yè)生態(tài)大會暨集成電路材料高端論壇上表示,二維材料可以在低溫條件(相對硅)下進(jìn)行制備和移層的特點(diǎn),使其能夠作為一個(gè)優(yōu)選項(xiàng),融合到三維異構(gòu)集成工藝的后道工序中。