在高速PCB設(shè)計(jì)中,差分過(guò)孔之間設(shè)置禁止布線區(qū)域具有重要意義。首先它能有效減少其他信號(hào)線對(duì)差分信號(hào)的串?dāng)_,保持差分對(duì)的信號(hào)完整性。其次禁止布線區(qū)域有助于維持差分對(duì)的對(duì)稱性,確保信號(hào)傳輸的平衡性。此外它還能優(yōu)化差分信號(hào)的回流路徑,降低過(guò)孔寄生效應(yīng),減少信號(hào)反射和阻抗不連續(xù)性。通過(guò)這些措施,差分信號(hào)的傳輸質(zhì)量得以提升,從而滿足高速信號(hào)傳輸?shù)囊蟆?b>
那么可以通過(guò)FanySkill中“布線功能-添加差分過(guò)孔禁布區(qū)”的功能快速實(shí)現(xiàn)其效果,以下為具體的功能操作教程。
1、執(zhí)行菜單命令“FanySkill-布線-差分過(guò)孔禁布區(qū)”選項(xiàng)
如下圖1所示,或者在command對(duì)話框內(nèi)輸入“DVAP”快捷命令如下圖2所示,都可激活添加差分過(guò)孔禁布區(qū)的功能命令。
2、差分過(guò)孔禁布區(qū)命令激活后,打開(kāi)“Options”參數(shù)面板,將“Active Class and Subclass”選項(xiàng)設(shè)置“Route Keepout”層,并且其下欄設(shè)置“All”如下圖3所示,其含義為此禁步區(qū)在所有層有效。
3、“Options”參數(shù)面板中的“Expand size of vias(mils)”選項(xiàng)其含義為此禁步區(qū)的大小對(duì)比于過(guò)孔需要外擴(kuò)多少的設(shè)置;此處推薦設(shè)置為10MIL如下圖4所示,具體參數(shù)大小可按照自己的設(shè)計(jì)需求進(jìn)行設(shè)置即可。
4、“Options”參數(shù)面板設(shè)置完成之后,光標(biāo)點(diǎn)擊需要設(shè)置禁步區(qū)的差分信號(hào)過(guò)孔,即可按照設(shè)置的參數(shù)大小自動(dòng)在差分過(guò)孔之間形成禁布區(qū)域,如下圖5所示。
5、其他各個(gè)層的禁布區(qū)效果如下圖6所示。
視頻教程:Cadence Allegro Skill功能介紹及Skill腳本下載
本文凡億教育文章,轉(zhuǎn)載請(qǐng)注明來(lái)源!投稿/招聘/廣告/課程合作/資源置換 請(qǐng)加微信:13237418207