“高頻模擬前端不穩(wěn)定,影響采樣精度”
“接收和發(fā)射鏈路難以同步,難以擴(kuò)展更多通道”
“數(shù)據(jù)流量大,處理與存儲(chǔ)跟不上”
這些是大部分客戶在構(gòu)建多通道、高頻寬的射頻采樣鏈路時(shí),面臨的主要問題。
AXRF49 正是為解決這些瓶頸而來——它依托于 AMD 第三代 Zynq UltraScale+ RFSoC ZU49DR,整合了:
-16 通道 14 位高性能 ADC/DAC
-四核 ARM A53 + 雙核 ARM R5 處理器
通信原型開發(fā):從分立器件走向單芯片平臺(tái)
AXRF49 通過內(nèi)建的 16 路 14 位 DAC(最高 9.85GSPS)與 16 路 14 位 ADC(最高 2.5GSPS),實(shí)現(xiàn)了?sub-6GHz?頻段內(nèi)的直接射頻采樣與發(fā)射,徹底省去了中頻變換鏈路。再加上其高達(dá)?930K 邏輯單元、4272 DSP 單元的 FPGA 資源,可直接實(shí)現(xiàn)信道估計(jì)、波束賦形、DFFT、LDPC 解碼等物理層加速邏輯。
光纖接口支持?2×100G QSFP28,配合 5GB PL DDR4 帶寬緩存與 M.2 NVMe,本地與遠(yuǎn)端處理無縫銜接,打造低延時(shí)、高并發(fā)的無線接入測試平臺(tái),適合?5G NR?和未來的 6G 空口研究。
相控陣?yán)走_(dá)同步、多通道、高速處理能力合一
通過 RFSoC ZU49DR 的 RF-ADC/DAC 模塊,AXRF49 可同步采集/發(fā)射?16 路射頻信號(hào),為相控陣波束形成提供硬件基礎(chǔ)。利用其可編程插值/抽?。?x~40x)功能,在保證高采樣率的同時(shí)實(shí)現(xiàn)頻域調(diào)制、抗混疊處理,滿足雷達(dá)對(duì)不同信號(hào)體制的適配需求。
結(jié)合 FPGA 邏輯資源,可實(shí)現(xiàn)?LFM?信號(hào)調(diào)制、脈壓、MTI/MTD 處理等關(guān)鍵算法,借助高速光口與外部后端進(jìn)行實(shí)時(shí)數(shù)據(jù)記錄或識(shí)別。相比傳統(tǒng)方案,AXRF49 將“模擬前端+數(shù)字處理+系統(tǒng)控制”三者融合于單板,有效縮短系統(tǒng)搭建周期,并降低干擾路徑復(fù)雜度。
醫(yī)療/工業(yè)檢測新模式,高速數(shù)據(jù)采集與邊緣AI融合處理
AXRF49 通過 RFSoC 將高速模擬采集鏈路(ADC)與 AI 運(yùn)算能力有機(jī)結(jié)合,16 路 14 位 ADC 可覆蓋多探頭傳感器陣列,用戶可基于強(qiáng)大的 FPGA 資源,靈活部署降噪、濾波、特征提取、智能壓縮等算法,在 ARM Cortex-A53 與 R5 核心上進(jìn)行深度模型推理或控制邏輯處理。
數(shù)據(jù)可通過?NVMe SSD 或 USB3.0?實(shí)時(shí)落盤,或經(jīng)高速光纖/以太網(wǎng)上傳至邊緣服務(wù)器,滿足工業(yè)質(zhì)檢與遠(yuǎn)程醫(yī)療對(duì)實(shí)時(shí)性與數(shù)據(jù)完整性的雙重需求。AXRF49 支持在本地 FPGA 內(nèi)部署預(yù)處理邏輯,真正實(shí)現(xiàn)“邊采集、邊處理”的架構(gòu)升級(jí),順應(yīng)“采集即智能”的行業(yè)趨勢。